Õppeaine „Digitaalne loogika“ praktikumide täiendamine riistvaraliste paralleelülesannetega
Date
2022
Authors
Journal Title
Journal ISSN
Volume Title
Publisher
Tartu Ülikool
Abstract
Bakalaureusetöö eesmärk oli tutvuda erinevate FPGA peal teostatavate riistvaraliselt paralleelsete ülesannetega ning luua nende põhjal Tartu Ülikooli õppeainesse „Digitaalne loogika“ (LOTI.05.041ja LOTI.05.055) juurde praktikumiülesandeid. Töö käigus katsetas töö autor läbi erinevaid pilditöötluse võtteid ja analüüsis FPGA paralleelsust. Samuti valmis töö käigus kaks uut praktikumijuhendit, millest üks keskendus VGA graafika standardile ja teine Block RAM-i loomisele. Esimeses praktikumis kuvasid tudengid Basys3 arendusplaadi külge ühendatud monitorile läbi VGA-liidese monotoonse värvi, mida sai samalt arendusplaadilt liugnuppudega muuta. Teises praktikumis kirjutasid tudengid FPGA peal asuvale BRAM-i pildi, mille edastasid hiljem samast
kohast lugedes ekraanile.Tudengite tagasisidest selgus, et enamuse arvates olid praktikumid õpetlikud, vajalikud ja võiksid
alles jääda ka edaspidi. Negatiivsete kommentaaridena toodi välja, et koodi kirjutamine arendusplaadile nõuab liigset täpsust ning mõningatel juhtudel jäi ülesande mõte ja sellega seonduv teooria osa selgusetuks.
Description
Keywords
Basys3, BRAM, Digitaalne loogika, FPGA, Pilditöötlus, VGA, VHDL